Интегрированный многопротокольный процессор с низкой стоимостью
Freescale представляет недорогую версию известного MC68302 интегрированного многопротокольного процессора (IMP). Он будет известен как MC68LC302 и расширит семейство устройств на базе MC68302.
Некоторые функции и контакты были удалены, а другие функции были улучшены по сравнению с теоретическими MC68302. Проще говоря, MC68LC302 является традиционным MC68302 с новым статическим ядром 68000, новым типом и режимом малой мощности, но без третьего контроллера последовательной связи (SCC).
Он упакован в низкопрофильный 100 TQFP, который требует меньше места на плате, чем обычный MC68302, а также делает его пригодным для использования в приложениях с ограниченным пространством, таких как PCMCIA.
ФУНКЦИИ
Особенности MC68LC302 заключаются в следующем. Жирные элементы лица показывают значительные отличия от MC68302.
• On-Chip Static 68000 Core, поддерживающий 16- или 8-разрядную семейную систему M68000
• SIB в том числе:
- Контроллер независимого прямого доступа к памяти (IDMA)
- Контроллер прерываний с двумя режимами работы
- порты параллельного ввода / вывода (I / O), некоторые с возможностью прерывания
- On-Chip 1152-байтовый двухпортовый RAM
- Три таймера, включая сторожевой таймер
- Новый периодический таймер прерывания (PIT)
- Четыре программируемые линии выбора чипов с логикой генератора ожидания
- Программируемое сопоставление адресов двухпортовых ОЗУ и регистров IMP
- Генератор часов на чипе с выходным сигналом
- On-Chip PLL позволяет работать с кристаллами 32 кГц или 4 МГц
- Интерфейс без подключения к EPROM, SRAM, Flash EPROM и EEPROM
- Позволяет загрузиться в 8-битном режиме, а рабочий режим - в 16-разрядный режим
- Системный контроль:
Состояние системы и логика управления
Отключить логику процессора (режим ведомого режима)
Аппаратный сторожевой таймер
Новые режимы малой мощности (ожидания) с пробуждением от двух контактов или PIT
Управление замораживанием для отладки (доступно только в пакете PGA)
Контроллер обновления DRAM
• CP включая:
- Главный контроллер (RISC-процессор)
- Два независимых полнодуплексных контроллера последовательной связи (SCC)
- Поддержка различных протоколов: Высокоуровневое / Синхронное управление каналами передачи данных (HDLC / SDLC) Универсальный асинхронный приемник-передатчик (UART) Двоичная синхронная связь (BISYNC) Прозрачные режимы Поддержка Autobaud
Новые и Оригинал на складе, добро пожаловать, чтобы отправить нам запрос!